Produkte - Oszilloskope

DDR2�R���v���C�A���X�E
�e�X�g�E�I�v�V����
Qphy-ddr2

  • @
  • 400MHz�A533MHz�A667MHz�A800MHz�A1066MHz����єC�ӂ̑��x��DDR2�M���ɑΉ�
  • �����̃T�C�N���ɓn��M���̌v�����x�[�X�ɂ������v���ʂɂ� �鍂��� M������DDR2�C���^�[�t�F�[�X�̎��������s����ő��̎�@
  • ���[�X�g�P�[�X�̑����ʂ��A���|�[�g�̒��ɔg�`�̐M�����Ɗ֘A��� �d�����x���ƂƂ��Ɍf��
  • Stopp bei Test/Fehler�@�\�ɂ� ��A����̃e�X�g�Ŏ����𒆒f���āA�I�V���X�R�[�v� ̉�ʏ�Ōv�����ʂ��•ʂɃ`�F�b�N
  • JEDEC�d�l�FJESD79-2E�� JESD208 �A����уC���e���d�l�FDDR2 667/ 800JEDEC�d�l�̕t�^���r�W�� �� 1.1�ƃC���e��DDR2 400/533 JEDEC�d�l�̕t�^���r�W����1.0�ɂ���ċK�肳 ����鍀� ڂ�S�����

�e���_�C���E���N���C��QPHY-DDR2�ADDR2�R���v���C�A���X�E�e�X�g�E�I�v�V�����́A�ō���DDR2�������E�C���^�t�F�[�X�����c�[���ł��B400MHz�A533MHz�A667MHz�A800MHz�A1066MHz�ƔC�ӂ̑��x�ɑΉ����Ă��܂��BQPHY-DDR2�́A�N���b�N�iJEDEC�̎d�l�ƃC���e���̎d�l:JEDEC�d�l�̕t�^�ɂ���ċK�肳���d�C����у^�C�~���O�E�e�X�g�j�Ɋ��S�ɏ��������e�X�g���s�����Ƃ��ł��܂��B

�e���_�C���E���N���C��QualiPHY�t���[�����[�N�́A�V���v���ȃ� �[�U�E�C���^�t�F�[�X�����‚̂ő��삪�ȒP�ŁA���‚̃J�X�^�}�C�Y� ┻������̕ύX�ɏ_��ɑΉ��ł��܂��B�܂��A�O���t�B�J���Ȍ����}��� ������Ƃɂ��m���ȑ��u�̐ڑ����w�����A�e���ڂŃ��[�X�g�P�[�X� ̕s�Ǒ��茋�ʂ̉�ʂ��piece ̂����AQPHY-DDR2�ɂ���Ă����S�Ă̔g�`�f�[�^�́A�ォ��Ď������ł���悤�ɕۑ� ���邱�Ƃ��ł��܂��B

QPHY-DDR2�𗘗p���邱�ƂŁA���ɍ����M������DDR2�C���^�[�t�F�[�X�̌��ʂ�� … �����s�����Ƃ��d�v�ł��B���ɒZ���!�����̃T�C�N���ɓn��M���� �v�����邱�Ƃ��ł���ƁA�ق炦������l�̍ő�l�ƍŏ��l�̐M�����������Ȃ �܂��B

QPHY-DDR2�ł́ADDR2�M���̎��������]���@�\�ɉ����āA�I�V���X�R�[�v��DDR2 �M���̋��͂ȃf�o�b�O�\�͂�t�����܂��B�̏�̍��{�����́A�I�V��� X�R�[�v�ɓ��ڂ��ꂽ�ȉ��Ɏ����i�̃V���A���E�f�[�^��̓c�[��� ̂���g���Đv�����—e�Ղɔ������邱�Ƃ��ł��܂��B

SDAII�AEyeDoctorII�AWaveScan��L�x�ȃc�[���S

�N���b�N����

JEDEC�d�l���ɂ���ċK�肳�ꂽ�S�ẴN���b�N���������s���܂��B�����̍ ��ڂɂ�durchschnittliche Taktperiode, absolute Taktperiode, durchschnittliche High/Low-Pulsbreite, absolute High/Low-Pulsbreite, Halbperioden-Jitter, Taktperioden-Jitter, Zyklus-zu-Zyklus-Perioden-Jitter ��kumulativer Fehler über n Periode�� �܂܂����܂��B

�d�C����

���̎����ł́ADDR2�M���̓d�C�I�������v�����܂��B��̐}�́A�f�[�^�M ���A�X�g���[�u�M���ƃN���b�N�M���̃X���[���[�g���v���� ��SoutR��������������܂��B1,000�ȏ�̃G�b�W�ŃX���[���[�g�̌v����� s���A���̒��̃��[�X�g�P�[�X�̒l���\������Ă��܂��B�M���g �`�́A�M������������Ă��̂ŊȒP�ɔ��ʂł���悤�ɂȂ��Ă��܂��B���̏�A� J�[�\�����ǂ̃��x�����g���ăX���[���[�g���v�����ꂽ������ ���fasst��B

�^�C�~���O����

���̎����́A�����DDR2�C�x���g�̃^�C�~���O���m�F���܂��B��̐ }�́A�X�g���[�u�o�͂̃N���b�N�M������̃A�N�Z�X�E�^�C����JEDEC� d�l�ɂ���ċK�肳��鐧���͈͓̔��ł��邱�Ƃ��m�F����tDQSCK��������������� ܂��B���̎����ł́AtDQSCK�́ADDR2�̃��[�h�E�o�[�X�g��5000�G�b�W�ő��肳��A� ��[�X�g�P�[�X�̒l���\���������܂��B

�A�C�p�^�[��

�A�C�p�^�[���́A�V���A���E�f�[�^�M���̃f�o�b�O�ɂ����Ĕ� �ɋ��͂ȃc�[���ł��BQualiPHY-DDR2�ł́A�A�C�p�^�[�������[�h�E�o�[�X�g�A �܂��̓��C�g�E�o�[�X�g����`�悷�邱�Ƃ��ł���̂ŁA�f�[�^�M���Ƀ ��V�[�o���G���[�Ȃ��ǂƎ���̂ɕK�v�ȃV�O�i���E�C���e�O���e�B �����邩�ǂ������m�F���邱�Ƃ��ł��܂��B

@


@QualiPHY�ł́A�����̃v���Z�b�g���ꂽ�R���v���C�A���X�������ڂ̃Z�b�g� ��p�ӂ���Ă��܂����A�V�����Ǝ��̎�����ڂ̃Z�b�g����邱�Ƃ��A� Z�b�g���ꂽ�������ڂ𐧌����邱�Ƃ��ł��܂��B

@�O���t�B�J���Ȍ����}�́A���̎����ɕK�v�ȑ��u�̐ڑ��Ȃǂ��w����� ܂��B

@�R���v���C�A���X�E���|�[�g�́A�v�����ꂽ�S�Ă̒l�A���̎���� ̕]����ƁA
���������s�����Ƃ��̉�ʏ����fasst ab���B�R���v���C�A���X�E� ��|�[�g�́AHTML�A
PDF�܂���XML�Ƃ��č쐬���邱�Ƃ��ł��܂��B

QualiPHY

�@QualiPHY�́A�����V���A���E�o�X�ŃR���v���C�A���X��������m�� …

  • �E�B�U�[�h�@�\�ɂ��A�e�X�g�菇���i�r�Q�[�g���fasst��B
  • �K�肳�ꂽ�菇�ɏ]���Ċe�X�̑�����s���fasst��B
  • �e�X�̌v���l��Ή�����K�i�̋��e�͈͂Ɣ�r���Ĕ��肵�܂��B
  • �S�Ă̑��茋�ʂ��܂Ƃقă��|�[�g���쐬���܂�
  • QualiPHY�Ȃ�A���‚ł����������@�Ŏ��������s�ł��fasst��B

�N���b�N����

tCK (avg) – Durchschnittliche Taktperiode
tCH(avg) – Durchschnittliche hohe Impulsbreite
tCL(avg) – Durchschnittliche niedrige Impulsbreite
tCK (abs) – Absolute Taktperiode
tCH(abs) – Absolute High-Impulsbreite
tCL(abs) – Absolute niedrige Impulsbreite
tJIT(Duty) – Halbperioden-Jitter
tJIT(per) – Taktperioden-Jitter
tJIT(cc) – Zyklus-zu-Zyklus-Perioden-Jitter
tERR(n pro) – Kumulativer Fehler

�d�C����

SlewR – Eingangsanstiegsflankenanstiegsrate
SlewF – Anstiegsgeschwindigkeit der fallenden Flanke eingeben
VIH(ac) – AC-Eingangslogik hoch
VIH(dc) – DC-Eingangslogik hoch
VIL(ac) – AC-Eingangslogik niedrig
VIL(dc) – DC-Eingangslogik niedrig
VSWING – Eingangssignal MaximumPeak-to-Peak-Swing
SoutR – Anstieg der Ausgangsanstiegsgeschwindigkeit
SoutF – Abfall der Flankensteilheit des Ausgangs
tSLMR – Ausgangs-Slew-Rate-Matching-Ratio
AC-Überschwingungsspitzenamplitude
AC-Überschreitungsbereich über VDDQ
AC-Unterschwingungs-Spitzenamplitude
AC-Unterschreitungsbereich unter VSSQ
VID(ac) – AC-Differenzeingangsspannung
VIX(ac) – AC-Differential-Eingangskreuzungspunktspannung
VOX(ac) – Kreuzpunktspannung des AC-Differentialausgangs

�^�C�~���O����

tHZ(DQ) – DQ Hochimpedanzzeit von CK/CK#
tLZ(DQ) – DQ-Niederimpedanzzeit von CK/CK#
tLZ(DQS) – DQS-Niederimpedanzzeit von CK/CK#
tHP – CK halbe Impulsbreite
tQHS – DQ-Hold-Skew-Faktor
tQH – Haltezeit des DQ/DQS-Ausgangs von DQS
tDQSH – Hohe Impulsbreite des DQS-Eingangs
tDQSL – Niedrige Impulsbreite des DQS-Eingangs
tDSS – DQS Fallende Flanke zu CK Setup-Zeit
tDSH – DQS Haltezeit der fallenden Flanke von CK
tWPRE – Präambel schreiben
tWPST – Postambel schreiben
tRPRE – Präambel lesen
tRPST – Postambel lesen
tDQSQ – Versatz zwischen DQS und DQ
tDQSS – DQS Latching-Übergang zur Taktflanke
tDQSCK – DQS-Ausgangszugriffszeit von CK/CK#
tAC – DQ-Ausgangszugriffszeit von CK/CK#
tDS(base) – Setup-Zeit für DQ- und DM-Eingang
tDH(Basis) – DQ- und DM-Eingangshaltezeit
tIS(base) – Einrichtungszeit für Adresse und Steuereingang
tIH(base) – Adress- und Steuereingangshaltezeit
tDS1(Basis) – Setup-Zeit für DQ- und DM-Eingang (Single-Ended-Strobe)
tDH1 (Basis) – DQ- und DM-Eingangshaltezeit (Single-Ended-Strobe)

@

�y�[�W�g�b�v�ɖق�

�I�[�_�[�E�C���t�H���[�V����

���f���� @
QualiPHY-DDR2 DDR2�R���v���C�A���X�E�e�X�g�E�I�v�V����

�y�[�W�g�b�v�ɖق�