Produkte
Protokoll-Analysatoren

Summit Z516 Exerciser

Das Summit Z516 ist ein PCIe 5.0- und CXL-Protokoll-Traffic-Generierungs-Testtool, das für kritische Tests und Verifizierungen verwendet wird, um Ingenieure bei der Entwicklung und Verbesserung der Zuverlässigkeit ihrer Systeme zu unterstützen. Der Summit Z516 kann PCI Express 5.0- und CXL-Root-Komplexe oder Geräteendpunkte emulieren, wodurch neue Designs auf Eckfallprobleme getestet werden können.

Entdecken Summit Z516 Trainingsgerät Entdecken Summit Z516 Trainingsgerät
Summit Bild des Z516-Übungsgeräts
  • Bild der Registerkarte „Produkte“.
  • Bild der Registerkarte „Übersicht“.
  • Bild der Registerkarte „Produktdetails“.
Summit T516 Analysator  Das Summit T516 ist auf Hochgeschwindigkeits-PCI-Express-5.0- und CXL-I/O-basierte Anwendungen wie Workstation-, Desktop-, Grafik-, Speicher- und Netzwerkkartenanwendungen ausgerichtet.
Summit Z516 Exerciser  Das Summit Z516 ist ein PCIe 5.0- und CXL-Protokoll-Traffic-Generierungs-Testtool, das für kritische Tests und Verifizierungen verwendet wird, um Ingenieure bei der Entwicklung und Verbesserung der Zuverlässigkeit ihrer Systeme zu unterstützen. Der Summit Z516 kann PCI Express 5.0- und CXL-Root-Komplexe oder Geräteendpunkte emulieren, wodurch neue Designs auf Eckfallprobleme getestet werden können.
Summit T54 Analysator  Das Summit Der T54-Protokollanalysator erfasst, dekodiert und zeigt PCIe-5.0-Protokolldatenverkehrsdatenraten für x1-, x2- und x4-Lane-Breiten an.
Summit M5x Protokollanalysator / Jammer  Das Summit M5x ist die PCIe/NVMe-Jammer-Lösung von Teledyne LeCroy und der neueste Protokollanalysator, der auf Hochgeschwindigkeits-PCI-Express-5.0-E/A-basierte Anwendungen wie Workstation-, Desktop-, Grafik-, Speicher- und Netzwerkkartenanwendungen ausgerichtet ist.
Summit Z58-Protokolltrainer/-analysator  Das Summit Z58 ist ein Testtool zur Generierung von PCIe 5.0-Protokolldatenverkehr, das für kritische Tests und Verifizierungen verwendet wird, um Ingenieure bei der Entwicklung und Verbesserung der Zuverlässigkeit ihrer Systeme zu unterstützen. Der Summit Z58 kann PCI Express 5.0-Root-Komplexe oder Geräteendpunkte emulieren, sodass neue Designs auf Eckfallprobleme getestet werden können.
Summit T416 Analysator  Das Summit Der T416-Protokollanalysator erfasst, dekodiert und zeigt PCIe-4.0-Protokolldatenverkehrsdatenraten für x1-, x2-, x4-, x8- und x16-Lane-Breiten an
Summit Z416 Protokolltrainer  Das Summit Z416 ist ein Testtool zur Generierung von PCIe 4.0-Protokolldatenverkehr, das für kritische Tests und Verifizierungen verwendet wird, um Ingenieure bei der Entwicklung und Verbesserung der Zuverlässigkeit ihrer Systeme zu unterstützen. Der Summit Z416 kann PCI Express 4.0-Root-Komplexe oder Geräteendpunkte emulieren, sodass neue Designs auf Eckfallprobleme getestet werden können.
Summit T48 Analysator  Das Summit T48 Protocol Analyzer erfasst, dekodiert und zeigt Datenraten des PCIe 4.0-Protokollverkehrs für x1-, x2-, x4-, x8-Lane-Breiten an
Summit T3-16 Analysator  Das Summit Der T3-16-Protokollanalysator erfasst, dekodiert und zeigt PCIe-3.0-Protokolldatenverkehrsdatenraten für x1-, x2-, x4-, x8- und x16-Lane-Breiten an
Summit Z3-16 Exerciser mit SMBus-Unterstützung  Das Summit Z3-16 mit SMBus-Unterstützung ist ein wichtiges Test- und Verifizierungstool, das Ingenieure bei der Entwicklung und Verbesserung der Zuverlässigkeit ihrer Systeme unterstützen soll. Der Exerciser kann PCI-Express-Root-Komplexe oder Geräteendpunkte emulieren, wodurch neue Designs auf Eckfallprobleme getestet werden können. Darüber hinaus kann er SMBus-Verkehr als Master oder Slave emulieren.
Summit T3-8 Analysator  Das Summit T3-8 Protocol Analyzer erfasst, dekodiert und zeigt Datenraten des PCIe 3.0-Protokollverkehrs für x1-, x2-, x4- und x8-Spurbreiten an
Summit T34 Analysator  Das Summit Der T34-Protokollanalysator erfasst, dekodiert und zeigt Datenraten des PCIe 3.0-Protokollverkehrs für x1-, x2- und x4-Lane-Breiten an
Summit T28 Analysator  Das Summit Der T28-Protokollanalysator erfasst, dekodiert und zeigt PCIe-2.5-GT/s- und 5-GT/s-Datenraten für x1-, x2-, x4- und x8-Lane-Breiten an
Summit T24 Analysator  Die Teledyne LeCroy Summit Der T24 PCI Express Analyzer ist für Kunden gedacht, die PCIe 1.0- oder 2.0-Server-, Workstation-, Desktop-, Grafik-, Speicher- und Netzwerkkartenanwendungen mit x4 Lane-Breite entwickeln.
PCIe-Compliance-Tests  

Die UNH-NVMe-Konformitätstests werden auf dem Analyse- und Exerciser Teledyne LeCroy Protocol ausgeführt. Diese Tools unterstützen die erforderlichen NVMe-Emulationsfunktionen zur Durchführung dieser Tests.

PXP-100B-Testplattform  Die Teledyne LeCroy PXP-100B-Testplattform bietet eine bequeme Möglichkeit zum Testen von PCIe-Karten mit einer eigenständigen tragbaren und mit Strom versorgten passiven Backplane. Das PXP-100B liefert die für beide getesteten Karten erforderliche Stromversorgung, und ein Interposer kann für die Verbindung mit einem Protokollanalysator verwendet werden.

Teledyne LeCroy ist der Hauptlieferant von Protokollanalysatoren und -trainern für Unternehmen, die SSDs und andere ähnliche Speicherprodukte entwickeln, die die neuen seriellen Hochgeschwindigkeitsdatenstandards NVMe, SATA Express und SCSI Express verwenden. Protokollanalysatoren und Übungsgeräte werden von Entwicklern und Validierungsingenieuren verwendet, um den Datenverkehr auf seriellen Datenkommunikationsverbindungen zwischen Geräten und Systemen direkt aufzuzeichnen und zu untersuchen. Diese Ausrüstung ermöglicht es Entwicklern, Zeitpläne für Fehlersuche und Tests zu verkürzen, die Entwicklungskosten für neue Produkte zu senken und aggressive Markteinführungsanforderungen zu erfüllen.

 Titel Uhrzeit
NVMe-Protokollanalysefunktionen für Speicherentwicklung und -test36:27

Beim Übergang von Speicherentwicklern von Legacy-SAS- und SATA-Protokoll-basierten SSDs zu den fortschrittlicheren NVMe- und SATA-Express-Technologien stoßen sie auf Einschränkungen bei den verfügbaren Design- und Testtools, einschließlich begrenzter Trace-Aufzeichnungszeiten und einem Mangel an standardisierten Analyseberichten für PCIe- basierte Speicherung. Diese beiden Probleme sind für die neueren Technologien von NVMe und SATA Express aus folgenden Gründen von Bedeutung:

  • Hochleistungs-SSD-Tests können die Aufzeichnung des Datenverkehrs über einige Minuten hinaus erfordern. Dies ist für viele Protokollanalysatoren aufgrund von Einschränkungen in ihren Aufzeichnungsarchitekturen nicht möglich.
  • Während einige Anbieter von Testwerkzeugen Unterstützung für die NVMe- und SATA-Express-Protokolle beansprucht haben, ist die Unterstützung für diese Protokolle minimal geblieben. Dies hat die Produktivität von Entwicklern aufgrund der Verwendung von Berichtssystemen beeinträchtigt, die für ältere Technologien entwickelt wurden, die nicht für Qualitätstests auf NVMe- und SATA-Express-Produkten optimiert sind.

Das Summit Der T34-Protokollanalysator, der speziell auf PCIe-Speicheranwendungen ausgerichtet ist, unterstützt jetzt lange Trace-Aufzeichnungen mit einem neuen erweiterten NVMe-Modus. Der Summit T34 kann auch mit bis zu 64 GB Trace-Aufzeichnungsspeicher konfiguriert werden. Der erweiterte NVMe-Modus baut auf dem vorhandenen tiefen Pufferspeicher auf und optimiert ihn, um Benutzern eine lange Aufnahmezeit zu ermöglichen. Abhängig von der Geschwindigkeit des DUT (Device Under Test) kann die Aufzeichnungszeit für eine einzelne Trace-Erfassung auf bis zu mehrere Stunden maximiert werden. Diese Funktion ist nützlich für Aufgaben wie das Messen der Leistung oder das Bestimmen, wie gut Ihre Warteschlangenbehandlungsalgorithmen funktionieren. Ein Beispiel für die jetzt verfügbaren Metriken ist die Möglichkeit, die NVMe-Warteschlangenverteilung über einen längeren Zeitraum zu messen. Die Möglichkeit, das Warteschlangenverhalten über lange Zeiträume zu erfassen, hilft Treiber- und Betriebssystementwicklern bei der Feinabstimmung ihrer Anwendungen und dem Ausgleich der Warteschlangenlasten für eine optimierte Produktleistung.

Mit über einem Jahrzehnt Erfahrung in der Bereitstellung von PCI Express-, SAS/SATA- und anderen seriellen Datenprotokollen mit standardisierten Fehleranalysen und Produktleistungsberichten hat Teledyne LeCroy jetzt eine Leistungs- und Analysefunktion für NVMe- und SATA Express-SSDs geschaffen. Trace Expert™, eine neue Funktion in der PCIe Protocol Suite, erstellt einen detaillierten Bericht, den die SSD-Industrie benötigt, um ein gemeinsames Verständnis der Funktionsweise ihrer SSD- oder Speichersysteme zu erhalten, und enthält Informationen zu den erforderlichen PCIe-basierten Komponenten. Informationen wie NVMe-Warteschlangen, Befehle, Türklingel- und Steuerregister und viele andere Metriken werden erfasst, analysiert und in einem detaillierten Bericht organisiert, der Entwicklern ein umfassendes Statusdokument für ihre Produkte bietet, einschließlich einer Vielzahl von Leistungsstatistiken.

Zusätzlich zu den Standardspeicherprotokollen unterstützen alle unsere NVMe-Plattformen auch Trusted Computer Group (TCG), Single Root I/O Virtualization (SRIOV), Multi-Root I/O Virtualization (MRIOV) und Address Translation Services (ATS). ). Eine vollständige Liste der Funktionen, Ansichten und Berichte finden Sie auf den Produktseiten (unten aufgeführt) für jeden unserer Analysatoren.

Decodierung und Analyse der NVMe-über-PCIe-Spezifikation - NVMe-Initialisierungsdecodierung
• NVMe-Befehle dekodieren
• NVMe-Warteschlangen analysieren
• NVMe Multiple Pointer-basierte Transaktionen
• NVMe-Energieverwaltung
• Extrahieren Sie die PCIe-SSD-Basisadresse automatisch
PCIe NVMe CXL

Das Summit Z516 Exerciser ist Teledyne LeCroys PCI Express (PCIe)-Protokolltrainer der neuesten Generation und erster Compute Express Link Exercsier, der auf langjährige Erfahrung bei der Bereitstellung fortschrittlicher Protokolltesttools für die PCI Express-Community zurückgreift. Das System unterstützt die Datenverkehrsgenerierung mit Datenraten bis zu 32 GT/s mit Verbindungsbreiten von bis zu 16 Lanes und ist für Entwickler konzipiert, die ein Protokolltestsystem benötigen, das die PCI Express 5.0-Spezifikation unterstützt.

Das Summit Z516 unterstützt die vollständige Traffic-Generierung und Geräte-/Host-Emulation und bietet der Branche eine Plattform für die Entwicklung standardisierter Compliance-Testsuiten. Darüber hinaus bietet das System Fehlerinjektionsfunktionen, mit denen Entwickler Fehlerbehebungsroutinen testen können, die für die zuverlässige Interoperabilität von PCI Express 5.0- und CXL-Produkten wichtig sind.

Fülle von PCI-Express-Funktionen

Intuitive Softwaresteuerungen vereinen eine ausgeklügelte Verkehrsgenerierung, wenn sie mit einem externen verwendet werden Summit Serienanalysator mit Benutzerfreundlichkeit, der eine schnelle Anpassung von Testsuiten an spezifische Testanforderungen ermöglicht. Eine Funktion, die bei der Fehlerbehebung bei PCIe-basierten Verbindungen hilft, ist die Möglichkeit, die Übergänge der Link Training & Status State Machine (LTSSM) vollständig auszuüben. Die leistungsstarke Skriptsprache ermöglicht auch die Erstellung von Transaction Layer Packets (TLPs) und Data Link Layer Packets (DLLPs) mit PCIe 5.0-Datenraten von 32.0 GT/s. Die Richtlinien und Strukturen von Flow Control und ACK/NAK können unter Benutzersteuerung definiert und generiert werden.

Zu den Merkmalen, die LTSSM-Strukturen adressieren, gehört die Bereitstellung von Busverkehr, um alle Zustände des LTSSM vom Erkennungszustand bis zum L0-Zustand zu emulieren und den L0-Zustand zwischen dem Host und dem Gerät aufrechtzuerhalten. Das Trainingsgerät unterstützt auch Spurwechsel und kann alle Polaritäts- und Scrambling-Konfigurationen steuern. Ein wichtiges Merkmal ist, dass die Verkehrsemulation die dynamische Entzerrung zusätzlich zum vollständigen Überspringen der EQ-Phasen unterstützt. Der Trainierende hat auch die Möglichkeit, eine Fehlerinjektion für Trainingssequenzen sowie Datenverbindungs- und Transaktionsschichtverkehr sowohl auf Paketebene als auch pro Bahn durchzuführen.

Vom Benutzer nicht explizit angegebene Paketfelder werden automatisch generiert (z. B. Paketnummerierung und CRCs). Der Konfigurationsraum kann für jedes Gerät einschließlich Endpunkte, Bridges und Switches emuliert werden. Die Unterstützung aller PCIe 5.0-Datenraten ermöglicht die Summit Z516, um Testfälle zu erstellen, die die Fähigkeit des Geräts testen, Datenraten mit anderen Geräten automatisch auszuhandeln.

Außerdem ist die Fähigkeit der Summit Z516 zur Erzeugung einer Vielzahl von programmiertem Datenverkehr ermöglicht es dem Benutzer, kontrollierte Fehlerbedingungen einzuführen. Als Beispiel eine Trace-Datei, die von extern erfasst wurde Summit Der PCIe-Protokollanalysator der Serie kann exportiert und als Grundlage für ein Testskript verwendet werden, wobei ausgewählte programmierte Fehler in kritischen Phasen eingeführt werden, um die Fähigkeit des Geräts zu testen, Fehlerbedingungen zu erkennen und sich davon zu befreien. Dies ermöglicht ein detailliertes Testen einfacher Fehlerbehebungen und komplexer Mehrfachfehlerbedingungen, wodurch widerstandsfähigere Produkte entstehen, die auch unter nicht idealen Bedingungen eine gute Leistung erbringen.

Vollständige CXL-Traffic-Generierung und Funktionen zum Einfügen von Fehlern

Compute Express Link (CXL) ist eine neue Hochgeschwindigkeits-CPU-zu-Gerät- und CPU-zu-Speicher-Verbindung, die entwickelt wurde, um die Rechenzentrumsleistung der nächsten Generation zu beschleunigen. CXL basiert auf PCI Express 5.0 Physical Layer mit Geschwindigkeiten von bis zu 32.0 GT/s. Die Exerciser-Skriptsprache ermöglicht auch die Erstellung von CXL Transaction Layer Packets (CXL.io TLPs) und Data Link Layer Packets (CXL.io DLLPs) zusätzlich zu CXL.mem- und CXL.cache-Anforderungen mit PCIe 5.0-Datenraten von 32.0 GT /s. Flusskontrolle und Bestätigungsrichtlinien und Flit-Strukturen für jedes der CXL-Protokolle: CXL.io, CXL.mem, CXL.cache können unter Benutzerkontrolle definiert und generiert werden.

Summit Z516 kann auch CXL.io-, CXL.cache- und CXL.mem-Pakete generieren, die auf der Verbindung dynamisch gemultiplext werden können. Es kann Datenverkehr und Fehlererzeugung für Systeme über alle Schichten von der physikalischen FlexBus-Schicht und den Flits bis hin zu den Verbindungs- und Transaktionsschichten bereitstellen.

Testplattform

PXP-500-Testplattform bietet Host-Emulation Teledyne LeCroys PCIe 5.0-Testplattform für die Summit Z516 Exerciser bietet eine bequeme, leistungsstarke und flexible zwei CEM-konforme Backplane für PCIe-Geräte mit Datenraten von bis zu 32 GT/s und mit Lane-Breiten von bis zu x16. Die Testplattform ermöglicht die Summit Z516 fungiert als Hostsystem und ermöglicht umfangreiche Tests auf Protokollebene von PCIe-Geräten. Für die Verwendung als Host-Emulator ist die Summit Z516 wird in einen der PCIe x16-Steckplätze eingesteckt und mit der Stromquelle verbunden, dann wird das zu testende Gerät (DUT) in den alternativen PCIe x16-Steckplatz eingesteckt, wobei die Steckplatzleistung dem DUT von der Testplattform bereitgestellt wird. Die Testplattform wird mit 2 Testbussen CEM-zu-CEM-Anschluss und CEM-zu-SFF-TA-1002-Anschluss geliefert. Mit dem kann jeweils nur ein Bus genutzt werden Summit Z516. Zusätzlich zur Verwendung der Testplattform mit Teledyne LeCroy Summit Z516 kann der Nutzer zwei eigene Geräte anschließen und die Testplattform als PCIe-Backplane nutzen.